

www.npr.ac.cn Nuclear Physics Review



Started in 1984

### 基于TIADC技术的波形数字化系统的测试与评估

曹屹 秦家军 赵雷 安琪

### Testing and Evaluation of a Waveform Digitization System Based on TIADC Technique

CAO Yi, QIN Jiajun, ZHAO Lei, AN Qi

在线阅读 View online: https://doi.org/10.11804/NuclPhysRev.40.2022102

### 引用格式:

曹屹,秦家军,赵雷,安琪. 基于TIADC技术的波形数字化系统的测试与评估[J]. 原子核物理评论, 2023, 40(4):579-588. doi: 10.11804/NuclPhysRev.40.2022102

CAO Yi, QIN Jiajun, ZHAO Lei, AN Qi. Testing and Evaluation of a Waveform Digitization System Based on TIADC Technique[J]. Nuclear Physics Review, 2023, 40(4):579–588. doi: 10.11804/NuclPhysRev.40.2022102

### 您可能感兴趣的其他文章

#### Articles you may be interested in

### 基于开关电容阵列ASIC芯片的多通道波形数字化系统设计

Multi-channel Waveform Digitization System Utilizing Switched Capacitor Array ASICs 原子核物理评论. 2017, 34(4): 755-761 https://doi.org/10.11804/NuclPhysRev.34.04.755

### 用于波形数字化的JESD204B高速接口设计

Design of JESD204B High Speed Interface for Waveform Digitization 原子核物理评论. 2017, 34(4): 745-754 https://doi.org/10.11804/NuclPhysRev.34.04.745

### Back-n波形数字化模块的数据实时读出方法

Real-time Readout Method of Waveform Digitizing Module at Back-n 原子核物理评论. 2018, 35(2): 159-164 https://doi.org/10.11804/NuclPhysRev.35.02.159

### 核电厂数字化化学与容积控制系统上充功能的可靠性分析

Reliability Analysis of Charging Function of Digital Chemistry and Volume Control System in Nuclear Power Plant 原子核物理评论. 2020, 37(4): 924–934 https://doi.org/10.11804/NuclPhysRev.37.2020072

### 用于SCA ASIC测试的数字读出模块设计

Design of a Digital Readout Module for SCA ASIC Testing 原子核物理评论. 2020, 37(1): 74–81 https://doi.org/10.11804/NuclPhysRev.37.2019025

### 硅探测器的数字化脉冲形状甄别

Digital Pulse Shape Discrimination for Silicon Detector 原子核物理评论. 2017, 34(2): 177–183 https://doi.org/10.11804/NuclPhysRev.34.02.177 文章编号: 1007-4627(2023)04-0579-10

# 基于TIADC技术的波形数字化系统的测试与评估

曹屹,秦家军<sup>†</sup>,赵雷,安琪

(中国科学技术大学核探测与核电子学国家重点实验室, 合肥 230026)

摘要:并行交替采样(Time-Interleaved Analog-to-Digital Conversion, TIADC)可成倍提升采样系统的采样率, 是高速波形数字化系统设计中的一项重要技术。然而不同采样通道间存在失配误差,这会使得系统性能相对 于单个ADC明显下降,因此TIADC系统设计中还需要对失配误差进行修正。而对TIADC系统进行科学的 性能测试与评估是评价系统设计质量以及推进下一步优化设计的必备环节。针对TIADC系统的性能测试与 评估,详细介绍了各项性能指标以及测试方法,完成了一个由2片国产高速ADC组成TIADC系统的一系列 性能测试,并利用完美重构算法对该系统的失配误差进行了修正。经测试,该系统可实现5Gsps的等效采 样率,并可基于该算法实现宽带内失配误差修正,修正后系统各项动态性能均得到显著提高,其中有效位 (Effective Number of Bits, ENOB)性能达9.2 bits@247 MHz, 8.9 bits@857 MHz,与单个ADC性能指标相当。 关键词:波形数字化系统;并行交替采样技术;失配误差修正

中图分类号: TN792 文献标志码: A DOI: 10.11804/NuclPhysRev.40.2022102

# 0 引言

采样率是波形数字化系统最重要的参数之一,并行 交替采样 (Time-Interleaved Analog-to-Digital Conversion, TIADC) 技术通过采用多个 ADC (Analog-to-Digital Converter) 进行不同相位的并行采样,可成倍提升系统的等 效采样率<sup>[1-7]</sup>。对于一个由M个 ADC 采样通道组成的 TIADC 系统,假设每个 ADC 的采样率为 $F_s$ ,采样周期 为 $T_s$ ,每个 ADC 的采样时间延迟  $T_s/M$ ,则 TIADC 系 统等效采样周期为 $T_s/M$ ,等效采样率为 $M \times F_s$ ,即系 统采样率为单个 ADC 的M倍。动态性能是评估一个波 形数字化系统性能的重要指标,由于 TIADC 系统各采 样通道间失配误差的存在,其动态性能相对单个 ADC 会明显下降,故失配误差的修正是 TIADC 技术的一个 研究重点。针对失配误差的修正,已有大量方法被提出 并应用<sup>[8-14]</sup>。

目前国际形势复杂,国外的超高速ADC使用受限, 从这个角度考虑也需要发展自主化TIADC系统的设计。 针对自主化TIADC技术及其失配误差修正技术研究的 重要性,本课题组所在的实验室已设计了一套基于国产 高速ADC的TIADC系统,并提出了一种基于完美重构 算法的宽带失配误差修正方法<sup>[14]</sup>。为验证系统工作的 正确性及修正方法的有效性,需进行测试与评估。

本工作首先简要介绍所测试的TIADC系统的结构, 并简单介绍失配误差的概念及该算法的修正过程,然后 对该系统的测试内容、各项测试的测试方法及测试平台 的搭建进行详细介绍,最后给出上述各项测试内容的测 试结果,并对测试结果进行分析。

### 1 TIADC系统结构及失配误差修正方法

本节首先对所测试的TIADC系统的结构进行简要 介绍,然后介绍失配误差参数及其修正过程。

### 1.1 系统结构

本工作所测试的 5-Gsps 12-bit TIADC 系统结构如 图 1 所示。系统主要由模拟信号传输电路、时钟产生电路、ADC 及数字电路四部分组成。

模拟信号传输电路包含 SMA(SubMiniature version A)信号接口、功分器和两个变压器,外部信号源输出 模拟信号,由 SMA 接口送入功分器,功分器将信号分 为两路,两路单端信号各由一个变压器转换为差分信号, 以适应 ADC 的差分输入。

时钟产生电路由锁相环(Phase Lock Loop, PLL)和 采样时钟调理电路组成,外部晶振提供参考时钟,送

收稿日期: 2022-09-23; 修改日期: 2022-10-31

基金项目:国家自然科学基金面上项目(11675173)

作者简介: 曹屹 (1997-), 女, 陕西汉中人, 硕士研究生, 从事高速采样电路研究; E-mail: 280797764@qq.com

**<sup>†</sup>通信作者:**秦家军, E-mail: jjqin@ustc.edu.cn



图 1 5-Gsps 12-Bit TIADC 系统结构示意图 (在线彩图)

入PLL。PLL一路输出为2.5 GHz时钟,经过带通滤波器、功分器、移相器及变压器转换为两路差分时钟送入2片ADC,完成采样时钟的生成、调理及发送;PLL另一路输出为数据同步及高速数据传输所需的特定频率的参考时钟。

ADC是本系统的关键,本系统使用2片2.5 Gsps 12 bit的国产高速ADC进行并行交替采样,其采样时钟 相位分别为0°和180°,此工作状态下,系统采样时间 间隔为200 ps,等效采样率5 Gsps。ADC通过符合 JESD204B协议的高速串行数据接口输出。

数字电路包括 FPGA(Field Programmable Gate Array)和SFP(Small Form Pluggable)数据接口,其中FPGA 通过高速数据接口完成高速串行数据的接收、解码、修 正、缓存,最终将数据通过 SFP 接口上传至 PC(Personal Computer)。

#### 1.2 失配误差及其修正

#### 1.2.1 失配误差

在实际 TIADC 系统中,根据产生原因可将失配误 差分为三种:增益误差、相位误差、偏置误差。

增益误差是由 ADC 自身增益的差异和模拟信号传 输电路对信号幅度响应的差异而产生的,反映了各个采 样通道采样信号的幅度不一致性,以第1通道为参考, 第 *m* 通道的增益误差可表示为 *G<sub>m</sub>*=*A<sub>m</sub>*/*A*<sub>1</sub>,其中 *A<sub>m</sub>*、 *A*<sub>1</sub>分别表示第*m* 通道和第1通道的信号幅度。

相位误差是由实际采样时钟与理想采样时钟的偏差 以及不同 ADC 对输入信号响应时间的不同而产生的, 表征了实际采样时间的误差。在单个 ADC 采样周期为  $T_s$ 的 M通道理想 TIADC 中,以第 1 通道为参考,其采 样时间为  $nT_s$ ,第 m 通道的采样时间应为  $nT_s + \frac{m-1}{M}T_s$ , 与第 1 通道的采样时间差为  $\frac{m-1}{M}T_s$ 。实际的 TIADC 系统 采样时间与理想情况存在一定偏差,第 m 通道的相位误 差可表示为  $\Delta t_m = \frac{t_m-t_n}{T_s}$ ,其中  $t_m$ 、  $t_1$ 分别表示第 m 通道和 第 1 通道的实际采样时间。

偏置误差是由各个 ADC 偏置的差异而产生的,反 映了不同采样通道之间的直流 (Direct Current, DC) 偏置 的不一致性。以第1通道为参考,第*m*通道的偏置误差 可表示为 $\Delta o_m = o_n - o_1$ ,其中 $o_m \propto o_1$ 分别表示第*m*通道 和第1通道的DC 偏置。

三种失配误差中,偏置误差一般只与采样率有关, 可认为是一个不随输入信号频率变化的常量。而增益误 差和相位误差与采样率和信号频率同时相关,采样率确 定的系统以上两种失配误差随信号频率变化而变化,故 失配误差修正中主要关注增益误差与相位误差的修正。

#### 1.2.2 失配误差修正

在本实验室之前的工作中,设计了一种基于完美重 构算法的宽带内失配误差修正方法<sup>[14]</sup>,该方法基于有 限冲击响应(Finite Impulse Response, FIR)滤波器组对采 样数据进行修正,可以在软件或硬件上实现。该方法的 修正过程如图2所示,整个过程分为标定过程和修正过 程两部分。

标定过程中,首先根据多个频点的采样结果进行失 配误差标定,该过程通过正弦波四参数拟合方法实现,



第m个通道的拟合结果可写为

$$x_{m_{\text{fit}}}(t) = G_m \cos[\omega_m(t+t_m)] + o_m, \qquad (1)$$

其中: *G<sub>m</sub>、ω<sub>m</sub>、t<sub>m</sub>、o<sub>m</sub>*分别为其幅度、角频率、延时和直流分量。根据以上参数,即可计算得到各通道的 失配误差,为了能够更加精确地描述失配误差随频率的 变化,还需要插值计算得到足够多标定频点下的失配误 差参数,且为配合后续计算,标定频点数应为2的幂次 方。然后基于完美重构算法进行修正系数计算,在 TIADC系统中,第*m*个通道含有失配误差的采样结果 的频域表达式为

$$X_{sm}(j\omega) = \sum_{k=-\infty}^{+\infty} \left[ A_m(j\omega) X\left( j\left(\omega - k\frac{2\pi}{MT_s}\right) \right) + B_m(j\omega) \right], \quad (2)$$

其中: A<sub>m</sub>(jω)为增益误差和相位误差的影响项; B<sub>m</sub>(jω)

为偏置误差的影响项。而第m个通道理想采样结果的频 域表达式 $X_{sm_ideal}(j\omega)$ 可根据采样原理得到,根据以上频 域表达式可引入频域解为 $F_m(j\omega)$ 的修正滤波器,使得 其满足完美重构方法组:

$$\sum_{k=-\infty}^{+\infty} X_{sm}(j\omega) F_m(j\omega) = X_{sm\_ideal}(j\omega), \qquad (3)$$

即可达到消除失配误差影响的目的。通过求解以上方程 组,即可得到第m个通道的修正滤波器的频域解  $F_m(j\omega)$ ,由于修正过程是对时域波形进行 FIR 滤波,因 此还需再通过快速傅里叶反变换 (Inverse Fast Fourier Transform, IFFT)可将其转化为时域解 $F_m[n]$ ,此时时域 解的阶数与标定频点数相同,在实时修正中如果直接用 此时域解将会导致计算量过大,为了获得合适阶数的滤 波器系数,还需要对时域解进行加窗截断,此时完成了 修正系数的计算。

利用标定过程求得的滤波器系数对失配误差进行修 正,修正过程如图 3 所示。对于由 M个采样通道组成的 TIADC 系统,输入信号 x(t) 由各个含有失配误差的通 道进行采样,各通道采样结果为 x<sub>sm</sub>(t)。 x<sub>sm</sub>(t)经过量 化与M倍上采样后得到 x<sub>m</sub>[n],然后利用完美重构滤波 器对各个通道的采样序列分别进行滤波计算,最终将各 个通道计算后的序列相加,即得到修正后的结果y[n]。



本工作所测试系统包含2个采样通道,故可对其进行2通道修正。

### 2 测试内容、方法及测试平台

本节将详细介绍本系统测试的测试内容及各项测试 内容的测试方法,并根据测试内容及方法介绍测试平台 的搭建。

### 2.1 测试内容及方法

为验证系统能否正确采样以及修正方法是否有效,

本系统的主要测试内容包括:模拟带宽测试、瞬态波形测试、失配误差测试和动态性能测试。

根据电气与电子工程师协会(Institute of Electrical and Electronics Engineers, IEEE) ADC测试标准<sup>[15]</sup>,在 ADC测试中,常常使用正弦波作为输入信号,主要原 因是精确的正弦波源容易获得,并且基于频谱分析易于 对采样结果进行分析。另外,正弦波作为线性时不变(Linear Time-Invariant, LTI)系统的特征函数,当单一频 率的正弦波作为LTI系统的输入时,输出为仅幅度、相 位改变的同频率正弦波,因此采样结果可反映非线性及

时变误差。下面将详细介绍各项测试内容及对应的测试 方法。

#### 2.1.1 模拟带宽测试

ADC采样结果的幅度往往会随着输入信号的频率 变化而变化,ADC的模拟带宽(Bandwidth)是其频率响 应的通带的频率宽度,具体定义为ADC增益与通带内 某一特定参考频率处增益相差-3 dB的高频点与低频点 的频率差,其中通带内参考频率应选在增益接近峰值处。 对于绝大多数ADC,其通带范围向低频延伸至DC,此 情况下,常常选取DC处的增益作为参考,将增益与 DC处增益相差-3 dB的频率点定义为ADC的带宽。当 输入信号的频率超出模拟带宽时,采样结果的幅度会有 明显衰减,故模拟带宽反映了一个ADC采样系统能够 测量的信号频率范围。为实现DC~1.25 GHz内的失配 误差修正,本系统带宽应高于1.25 GHz。

带宽的测试方法是:使用单一频率的正弦波信号作 为输入,固定输入信号的幅度,只改变信号的频率,对 输入信号的频率进行扫描,通过正弦波拟合得到拟合结 果 y<sub>fit</sub>=Acos(2πft+φ)+oht)+o,其中A、f、φ、o分 别为采样得到的正弦波的幅度、频率、相位与DC偏置。 根据各频点下系统采样后的信号幅度可得到系统采样结 果的幅度随频率变化的曲线,即幅频响应曲线,找到采 样幅度相对于低频下降3 dB的频点,此频率即为系统 模拟带宽。测试中,输入信号应该具有高频谱纯度与低 于被测试ADC的谐波失真,并且信号源在测试期间应 具有稳定输出,且信号频率不能为ADC采样率的次谐波。

根据 Nyquist-Shannon 采样定理<sup>[16]</sup>,5 Gsps 的采样 系统能够正确采样的频率上限为 2.5 GHz,故本系统带 宽测试输入信号频率上限为 2.5 GHz。

#### 2.1.2 瞬态波形测试

为保证系统能够实现5 Gsps的等效采样率,需要 对其采样得到的瞬态波形进行测试与观察。

首先可以对单一频率正弦波采样结果进行测试,设 定信号频率,调节信号源输出功率使得采样后正弦波拟 合结果的幅度为-1 dBFS(dB relative to Full Scale),按照 采样时钟将采样点顺序排列,即可观察系统采样得到的 正弦波瞬态波形。

物理实验中,探测器输出信号多为脉冲信号,脉冲 信号中含有丰富的频率成分,因此除正弦波外,还需要 对脉冲信号进行测试。控制信号源发送脉冲信号,观察 系统采样结果的波形,还可以将其与示波器直接采样得 到的波形进行对比。

#### 2.1.3 失配误差测试

根据完美重构算法,为了进行失配误差修正,首先

需要提取失配误差。根据1.2中给出的失配误差的定义, 可以确定本系统失配误差测试的测试方法:

增益误差与相位误差随输入信号频率改变而改变, 以单一频率正弦波作为输入信号,对频率进行扫描可得 到上述两种失配误差随频率的变化趋势。单个频点增益 误差与相位误差的测试方法为:设置信号源输出频率, 调节信号源输出幅度,使得采样后正弦波拟合结果的幅 度为-1 dBFS。对2片 ADC 各自的采样结果分别进行正 弦波拟合,得到拟合结果 $y_{fn\_1,2}=A_{1,2}cos(2\pi ft+\varphi_{1,2})+o_{1,2}$ 。 得到各个参数后,此频率下增益误差和相位误差可分别 计算为: $G_2=A_2/A_1$ , $\Delta t_2=\frac{q_2-q_1}{2\pi f(\frac{n}{2})}$ ,其中 $T_s$ 为单个 ADC 的采样周期,对应此系统中的400 ps。对于理想 TIADC 系统, $G_2=1$ , $\Delta t_2=1$ 。改变信号源输出信号频率,调节 输出幅度使得采样幅度保持-1 dBFS,在每个频点下进 行上述拟合及计算过程,即可得到增益误差与相位误差 随频率变化的趋势。

偏置误差一般只与采样率有关,可视为一与信号频 率无关的恒定值,单一频点的偏置误差为: Δo<sub>2</sub>=o<sub>2</sub>-o<sub>1</sub>, 通过计算各个频点的偏置误差,再对所有频点的偏置误 差求平均即可得到。

#### 2.1.4 动态性能测试

一个ADC系统的性能参数主要分为静态参数<sup>[16]</sup>与 动态参数<sup>[17]</sup>,静态参数主要包括微分非线性与积分非 线性,这两种非线性描述了ADC的实际码值与理想码 值的偏差,静态参数一般由ADC自身决定,而动态性 能不仅与ADC有关,还与电源纹波、输入信号、外部 电路有关,并且失配误差主要影响系统的动态性能,因 此动态性能是本TIADC系统的测试重点。动态性能主 要有: 信噪比 (Signal-to-Noise Ratio, SNR)、总谐波失 真 (Total Harmonic Distortion, THD)、信纳比 (Signal-to-Noise-And-Distortion ratio, SINAD)、无伪峰动态范围 (Spurious Free Dynamic Range, SFDR)和有效位 (Effective Number of Bits, ENOB)。

#### 1) 信噪比(SNR)

ADC的 SNR 为在规定振幅和频率的单一频率正弦 波输入下 ADC 采样结果的频谱中信号成分的能量 *P*<sub>signal</sub> 与去除直流成分与谐波成分后的噪声成分的能量 *P*<sub>noise</sub> 之比,计算公式为

$$SNR = 10 \lg \frac{P_{\text{signal}}}{P_{\text{noise}}},$$
 (4)

其中噪声的来源有量化噪声、采样时钟噪声、ADC本 身的噪声以及 ADC 外围电路的噪声等。

#### 2) 总谐波失真(THD)

采样过程中,ADC的非线性不可避免,采样结果

的频谱中必然存在谐波,ADC的THD为在规定振幅和 频率的单一频率正弦波输入下ADC采样结果的频谱中 谐波成分的总能量 $\sum P_{\text{harmonic}}$ 与信号能量之比,计算公 式为

THD = 
$$10 \lg \frac{\sum P_{\text{harmonic}}}{P_{\text{signal}}}$$
, (5)

由于谐波有无穷多个,计算谐波总能量时无法将所有谐 波能量统计在内,一般只计算2~10次谐波能量即可。

3) 信纳比(SINAD)

ADC的SINAD为在规定振幅和频率的单一频率正 弦波输入下采样结果频谱中信号成分能量与噪声能量和 谐波总能量和的比值,计算公式为

SINAD = 10lg 
$$\frac{P_{\text{signal}}}{P_{\text{noise}} + \sum P_{\text{harmonic}}}$$
, (6)

由于 SINAD 考虑了噪声与谐波,相比 SNR, SINAD 更 能真实地反映 ADC 的性能。

4) 无伪峰动态范围(SFDR)

ADC的SFDR为在规定振幅和频率的单一频率正 弦波输入下采样结果频谱中信号成分能量与整个Nyquist 区内观察到的最大非信号峰(伪峰)能量*P*<sub>spurs\_h</sub>的比值, 计算公式为

$$SFDR = 10 \lg \frac{P_{\text{signal}}}{P_{\text{spurs}\_h}} \,. \tag{7}$$

5) 有效位(ENOB)

由于噪声、非线性等非理想因素存在,ADC的采 样结果中可置信的位数往往不能达到设计的分辨位数, ENOB表示ADC输出结果中实际可置信的位数,其经 验公式为

$$ENOB = \frac{SINAD - 1.761}{6.02} \,. \tag{8}$$

为了对系统修正前后的性能进行对比,需对此系统 进行动态性能测试,以验证修正过程有效性。各项动态 性能均为输入信号频率的函数,动态性能的测试同样使 用单一频率正弦波作为输入信号,对采样结果进行频谱 分析获得动态性能参数。由于失配误差修正过程中无法 对 ADC 的非线性进行修正,因此本系统测试中不需关 注 THD,只需要关注与失配误差有关的 SNR、SINAD、 SFDR 及 ENOB。

测试某一特定频点的动态性能时,调节信号源输出 指定频率的单一频率正弦波,调节信号源输出幅度使 得ADC采样结果的幅度为-1 dBFS,得到系统对此输入 信号的采样结果。快速傅里叶变换(Fast Fourier Transformation, FFT)是一种高速算法,能够快速实现有限长度的离散信号从时域到频域的转换,对采样结果进行 FFT分析即可得到输出结果的频谱。在每次采样中,由 于随机白噪声的存在,FFT得到的频谱的噪声平台涨落 较大,不便于分析,针对此问题,可以采用多次FFT谱 平均的方法降低噪声平台的涨落,从而使得各个信号峰 更加清晰地呈现于频谱中。

在进行 FFT 分析时,采样点数应为2 的幂次方,这 意味着需要对无限长的采样序列进行截断,截断操作可 能会导致频谱泄露现象。如果在测试过程中能够严格满 足相干采样条件,即可避免 FFT 分析时的频谱泄露。但 在实际的 ADC 测试中,严格满足相干采样条件是很难 做到的,在对采样序列进行 FFT 分析前,对采样序列加 窗函数处理可以有效减轻频谱泄露。

利用 FFT 分析得到的频谱,可评估 SNR、SINAD、 SFDR、ENOB等动态性能。对 $N=2^n$ 个点进行 FFT 计 算得到的频谱是一个离散函数,在 DC 到  $f_s/2$  的第一 Nyquist 区中共有  $(2^{n-1}+1)$ 个点,每个点对应一个频率 值 f,第m个点对应的频率值为 $f_m = \frac{m-1}{N} \times f_s$ ,对应的幅 度为该点对应的信号能量,可记为P[f]。频谱中的最 高峰对应信号峰,根据其位置可以计算信号频率 $f_{signal}$ ,确定信号频率后,在其附近设定一定范围,即设定统计 能量的开窗大小win,计算该范围内频谱的总能量,即 为信号的能量 $P_{signal}$ ,计算公式为

$$P_{\text{signal}} = \sum_{f_{\text{signal}} - \text{Win}}^{f_{\text{signal}} + \text{Win}} P[f] \,. \tag{9}$$

确定信号频率后可推算谐波位置,如果谐波在Nyquist 带宽区间内,其位置可直接得到;如果谐波在Nyquist 带宽区间外,其位置可通过在Nyquist区间内镜像得到。 用同样的方法可以计算谐波能量,第*n*次谐波能量可以 表示为

$$P_{\text{harmonic}}[n] = \sum_{f_{\text{harmonic},n}-\text{win}}^{f_{\text{harmonic},n}+\text{win}} P[f] \, . \tag{10}$$

总谐波能量 $\sum P_{harmonic}$ 一般可由第2~10次谐波能量的和表示:

$$\sum P_{\text{harmonic}} = \sum_{n=2}^{10} P_{\text{harmonic}}[n], \qquad (11)$$

除去信号能量与总谐波能量后,频谱上其余的能量值即 为噪声能量 *P*<sub>noise</sub>,失配误差产生的伪峰能量也包含在 其中,其计算公式为

$$P_{\text{noise}} = \sum P[f] - P_{\text{signal}} - \sum P_{\text{harmonic}} \, \circ \, (12)$$

除此之外,在频谱中找到能量最高的非信号峰(最大伪峰),用同样的方法可计算最大伪峰能量 *P*<sub>spurs\_h</sub>。 有了以上能量值,根据式(4)~(8),即可计算该频率下各 个动态性能参数的值。对信号频率进行扫描,即可得到 系统在频带范围内动态性能随频率的变化趋势。

本系统数据分析过程中,每次FFT分析采样数据数为16384个,这对于FFT分析得到的频谱已具有较高的频率分辨。谱平均次数为15次,15次谱平均后采样结果噪声平台的涨落较小,各个能量峰清晰呈现在频谱中。在对数据进行FFT分析之前加布莱克曼窗处理,它

具有主瓣宽且幅值大、旁瓣宽度小、衰减速度快的特点,可有效抑制频谱泄露现象。

#### 2.2 测试平台

根据上述测试内容及方法,可搭建本系统的测试平 台,测试平台结构如图4所示,其主要由信号源、电源、 被测试系统、示波器与PC组成。信号源输出正弦波或 脉冲信号,电源为被测试系统供电,被测试系统可对输 入信号进行采样,示波器可直接对信号源输出信号进行 采样,用以与系统采样波形的对比,PC对采样结果进 行接收、存储,然后可在软件中对数据进行相应处理及 分析。





各项测试中,均需使用单一频率的正弦波作为输入 信号,正弦波信号频率覆盖DC~2.5 GHz,因此需要能 够产生上述频率范围的射频信号源。在失配误差及动态 性能测试中需控制采样幅度为-1 dBFS,另外 ADC 测试 中对信号源输出品质和稳定性都有较高要求。综上考虑, 本系统测试中选择了一款射频信号发生器,其型号为 Rohde&Schwarz SMA100B-106。该信号源可提供高品 质的稳定正弦波输出,输出信号幅度范围-145~20 dBm, 频率范围 8 kHz~6 GHz,相位噪声-135 dBc@1 GHz & 20 kHz offset 和-155 dBc@1 GHz &>10 MHz offset。

在瞬态波形测试中还需要对脉冲信号进行采样,因此除正弦波信号源外,还需要脉冲信号源,信号源应可以产生上升/下降沿可配置的脉冲输出,并且输出幅度应可配置以适应 ADC 的输入信号幅度范围。本系统脉冲信号源选择了任意波形发生器 Keysight 81160A,该

信号源可配置产生最快上升/下降沿1 ns的脉冲波形, 输出信号幅度范围为50 mVpp~5 Vpp。

在脉冲测试中,使用示波器对被测系统采样得到的 波形与实际波形进行对比,测试中选取的示波器为Lecroy WavePro 254HD,该示波器有4个输入通道,分辨 率12 bits,最高采样率20 Gsps,-3 dB模拟带宽2.5 GHz, 输入可选50 Ω DC 耦合或1 MΩ AC/DC 耦合。

被测试TIADC系统供电系统采用12V电压供电, 经初步估计在系统工作时需要电流为几A,且电源噪声 也会对系统性能有所影响。因此应该选择输出最高电压 高于12V且噪声较小的电源为TIADC系统供电。本系 统选取了一款直流稳压电源,其型号为GWINSTEK PSM-2010,该电源有0~8V/20A与0~20V/10A两个输出 档位可选择,电源输出噪声<350μV<sub>ms</sub>。使用0~20V/10A 档位可为测试系统供电。 除上述需要使用的仪器外,由于本系统测试中输入 信号的频率高达 GHz 量级,普通的传输电缆在进行高 频信号传输时衰减较大,故需要使用低插入损耗的测试 电缆。本系统测试中选用了一根长度为 20 cm 的高带宽 低衰减同轴电缆进行模拟输入信号的传输。

使用上述仪器及电缆即可搭建本系统的测试平台, 测试平台照片如图5所示。



图 5 TIADC系统测试平台照片(在线彩图)

## 3 测试结果

#### 3.1 模拟带宽测试结果

本系统带宽测试结果如图6所示,本系统带宽达 2.2 GHz,超过了1.25 GHz的修正频率上限。



#### 3.2 瞬态波形测试结果

对系统进行瞬态波形测试,首先是单一频率正弦波测试。输入147和387 MHz正弦波时系统采样得到的瞬态波形如图7和图8所示。



图 7 输入147 MHz 正弦波时的瞬态波形(在线彩图)



图 8 输入 387 MHz 正弦波时的瞬态波形 (在线彩图)

然后是脉冲波形测试,由信号源产生一个上升沿 1 ns,下降沿2 ns的脉冲,示波器采样得到的波形如 图9所示。本系统对信号采样得到的波形如图10所示。



图 10 TIADC 系统采样脉冲信号瞬态波形 (在线彩图)

上述结果表明本系统可以 200 ps 的时间间隔对输入 信号正确采样,即利用 2 片采样率为 2.5 Gsps 的 ADC 实 现了 5 Gsps 的等效采样率。

#### 3.3 失配误差测试结果

本系统增益误差和相位误差测试结果如图 11 和图 12 所示,在 DC~1.25 GHz 范围内,增益误差变化范围为 0.980~1.005,相对于理想值 1 浮动范围为 2.5%。相位 误差变化范围为 0.958~0.999,相对于理想值 1 浮动范围 为 4.1%,对应的采样时间误差为 0.2~8.4 ps。



#### 3.4 动态性能测试结果

在输入177 MHz的单一频率正弦波时,ADC1和 ADC2采样结果的频谱分别如图13和图14所示,2个 ADC并行交替采样结果的频谱如图15所示。从图中可 以看到,由于失配误差的存在,并行交替采样结果的频 谱上会出现伪峰,图中标注出了伪峰的位置。在失配误



图 13 177 MHz 正弦波输入下 ADC1 采样结果频谱图 (在 线彩图)





图 15 177 MHz 正弦波输入下并行交替采样结果频谱图 (在线彩图)

差的影响下,系统动态性能明显下降,相对于 ADC1, SNR下降 17 dB,SINAD下降 15 dB,SFDR下降 21 dB, ENOB下降 2.5 bits,这也说明了失配误差修正的重要性 与必要性。

接下来,基于完美重构算法计算 FIR 滤波器系数, 利用此系数对 TIADC 采样序列进行修正,设定修正滤 波器阶数 K=80,修正后序列的频谱如图 16 所示。对比 图 15 发现,增益误差与相位误差产生的伪峰得到了明 显的消减,各项动态性能均得到了明显提升,与单个 ADC 相当。



图 16 177 MHz 正弦波输入下并行交替修正后结果频谱 图 (在线彩图)

设定不同的滤波器阶数对失配误差进行修正,设定 滤波器阶数分别为20阶、80阶、120阶与200阶,ADC1 采样结果、ADC2采样结果、原始并行交替采样结果及 不同阶数滤波器修正后结果的 SNR、SINAD、SFDR、 ENOB 随频率的变化分别如图 17~图 20所示。从图中可





以看到,各阶数下修正后系统的各项动态性能均得到显 著提升。当滤波器阶数为20时,动态性能虽相对于未 修正有所提升,但仍未达到单个ADC水平;而更高阶 数的滤波器能够达到更好的修正效果,当滤波器阶数 为120时,修正后ENOB性能达到9.2 bits@247 MHz, 8.9 bits@857 MHz,与单个ADC相当,以上结果说明 失配误差的修正对于TIADC系统十分必要,而基于此 算法可以实现宽带内的失配误差修正。

### 4 总结

本工作对 TIADC 系统进行了一系列测试与性能评估,并基于修正算法对 TIADC 的失配误差进行了修正。 通过测试证明,该系统使用 2 片国产高速 ADC 并行交替采样实现了 5 Gsps 的等效采样率,在未修正时失配误差的存在会使得 TIADC 系统的动态性能相对于单个 ADC 明显下降,基于完美重构算法,可实现宽带内失配误差的修正,修正后系统的动态性能得到了明显优化,在 120 阶滤波器作用下,有效位性能达 9.2 bits@247 MHz, 8.9 bits@857 MHz,与单片 ADC 性能相当。

#### 参考文献:

- BLACK W C, HODGES D A. IEEE Journal of Solid-State Circuits, 1980, 15(6): 1022.
- [2] RONZHIN A, ALBROW M G, LOS S, et al. Nucl Instr and Meth A, 2012, 668: 94.
- [3] CHEN H C, PILEGGI L. IEEE Journal of Solid-State Circuits, 2014, 49(12): 2891.
- [4] OBERLA E, GENAT J F, GRABAS H, et al. Nucl Instr and Meth A, 2014, 735: 452.
- [5] LI Jingyu, XIAO Dandan, ZHANG Yue. IEICE Transactions on Information and Systems, 2020, E103.D(7): 1765.
- [6] GFT6304 FMC, Four Channel High Speed Digitizer[EB/OL].
  [2022-09-10]. https://www.greenfieldtechnology.com/wp-content/

uploads/2021/11/GFT6304\_Digitizer-12-bits\_-datasheet-august-2022.pdf.

- [7] DONG R S, ZHAO L, QIN J J, et al. Nuclear Science and Techniques, 2021, 32(3): 25.
- [8] DYER K C, FU D H, LEWIS S H, et al. IEEE Journal of Solid-State Circuits, 1998, 33(12): 1912.
- ZOU Yuexian, ZHANG Shangliang, LIM Yongching, et al. IEEE Transactions on Instrumentation and Measurement, 2011, 60(4): 1123.
- [10] GAO X, ZHAO L, JIANG Z, et al. Implementation of Broadband Mismatch Correction in a 1.6-Gsps TIADC System[C]//2016 IEEE Nuclear Science Symposium, Medical Imaging Conference and Room-Temperature Semiconductor Detector Workshop (NSS/MIC/ RTSD), October 29- November 06, 2016, Strasbourg, France, New York: IEEE, 2016.
- [11] CHAKRAVARTHI M, BHUMA C M. Detection and Correction of Sampling-Time-Errors in an N-channel Time-Interleaved ADC Using Genetic Algorithm[C]//2017 14th IEEE India Council Interna-

tional Conference (INDICON), December 15-17, 2017, Roorkee, India. New York: IEEE, 2017.

- [12] ROSATO F, MONSURRO P, TRIFILETTI A. Perfect Reconstruction Filters for 4-channels Time-interleaved ADC Affected by Mismatches[C]//2017 European Conference on Circuit Theory & Design, September 04-06, 2017, Catania, Italy. New York: IEEE, 2017.
- [13] MARELLI D, MAHATA K, FU M Y. IEEE Transactions on Circuits and Systems I Regular Papers, 2009, 56(11): 2476.
- [14] ZHAO L, JIANG Z Y, DONG R S, et al. IEEE Transactions on Nuclear Science, 2018, 65(12): 2892.
- [15] IEEE 1241-2010, IEEE Standard for Terminology and Test Methods for Analog-to-Digital Converters[S]. New York: IEEE, 2011.
- [16] OPPENHEIM A V, WILLSKY A S, NAWAB S H. Signals & systems[M]. New Jersey: Prentice-Hall Inc, 1996.
- [17] The Importance of Data Converter Static Specifications [EB/OL]. [2022-09-10]. https://www.analog.com/media/en/training-seminars/ tutorials/MT-010.pdf.

# Testing and Evaluation of a Waveform Digitization System Based on TIADC Technique

#### CAO Yi, QIN Jiajun<sup>†</sup>, ZHAO Lei, AN Qi

(State Key Laboratory of Particle Detection and Electronics, University of Science and Technology of China, Hefei 230026, China)

**Abstract:** Time-Interleaved Analog-to-Digital Conversion(TIADC) is one of the most important techniques in the design of high-speed waveform digitization systems, it can multiple the sampling rate of a sampling system. However, there are mismatch errors between different sampling channels, which will make the dynamic performance of a TIADC system significantly lower than that of a single ADC. Therefore, mismatch errors should be corrected in TIADC system design. To evaluate the quality of the system design and promote the next optimization design, it is necessary to conduct scientific performance test and evaluation on the TIADC system. In this work, aiming at the test and evaluation, the performance indexes and test methods of TIADC system are introduced in detail, a series of performance tests of the system can achieve an equivalent 5 Gsps sampling rate and can realize mismatch error correction in a wide band based on the proposed mismatch error correction method. After correction, the dynamic performance of the TIADC system is significantly enhanced compared with that without correction. For example, the Effective Number of Bits(ENOB) of the proposed system reaches 9.2 bits at 247 MHz, 8.9 bits at 857 MHz, which is equivalent to the performance index of a single ADC.

Key words: waveform digitization system; time-interleaved technique; mismatch error correction

Foundation item: National Natural Science Foundation of China(11675173)

Received date: 23 Sep. 2022; Revised date: 31 Oct. 2022

<sup>†</sup> Corresponding author: QIN Jiajun, E-mail: jjqin@ustc.edu.cn